Hello
WikiGuest
Einloggen
oder
Registrieren
Users
Studium
Lehrveranstaltungen
Sie sind hier:
Foswiki
>
F07_Studium Web
>
BaET2012_ADS
(Revision 8) (Quelltext-Ansicht)
<!-- * Set USERSTYLEURL = %PUBURLPATH%/%WEB%/DokumentFormat/fonts.css --> ---+!! %FORMFIELD{"TopicClassification"}% %FORMFIELD{"Bezeichnung"}% %TOC{depth="3"}% %STARTSECTION{"no_toc"}% ----- *Verantwortlich:* Prof. Dr. Krah ---++ Modul ---+++ Anerkennbare Lehrveranstaltung (LV) * [[F07_DSF]] ---+++ Organisation <sticky> <table border="0"> <tr valign="top"> <td> <table border="1" cellpadding="2" cellspacing="0"> <th colspan="2">Bezeichnung</th> <tr> <td>Lang</td> <td>%FORMFIELD{"Bezeichnung"}%</td> </tr> <tr> <td>MID</td> <td>BaET2012_ADS</td> </tr> <tr> <td>MPID</td> <td/> </tr> </table> </td> <td> </td> <td> <table border="1" cellpadding="2" cellspacing="0"> <th colspan="2">Zuordnung</th> <tr> <td>Studiengang</td> <td>%FORMFIELD{"Studiengang"}%</td> </tr> <tr> <td>Studienrichtung</td> <td>%FORMFIELD{"Studienrichtung"}%</td> </tr> <tr> <td>Wissensgebiete</td> <td>A_HE , N_SPEZ</td> </tr> </table> </td> <td> </td> <td> <table border="1" cellpadding="2" cellspacing="0"> <th colspan="2">Einordnung ins Curriculum</th> <tr> <td>Fachsemester</td> <td>%FORMFIELD{"Fachsemester"}%</td> </tr> <tr> <td>Pflicht</td> <td>%FORMFIELD{"Pflicht"}%</td> </tr> <tr> <td>Wahl</td> <td>%FORMFIELD{"Wahl"}%</td> </tr> </table> </td> <td> </td> <td> <table border="1" cellpadding="2" cellspacing="0"> <th colspan="2">Version</th> <tr> <td>erstellt</td> <td>2013-05-23</td> </tr> <tr> <td>VID</td> <td>1</td> </tr> <tr> <td>gültig ab</td> <td>WS 2012/13</td> </tr> <tr> <td>gültig bis</td> <td/> </tr> </table> </td> </tr> </table> </sticky> ---++++ Zeugnistext ---+++++ Angewandte Digitale Signalverarbeitung ---++++ Unterrichtssprache Deutsch oder Englisch ---+++ Modulprüfung <sticky> <table border="1" cellpadding="2" cellspacing="0"> <th colspan="2">Form der Modulprüfung</th> <tr> <td>sK</td> <td>Regelfall (bei geringer Prüfungsanzahl: sMP)</td> </tr> </table> </sticky> <sticky> <table border="1" cellpadding="2" cellspacing="0"> <th colspan="2">Beiträge ECTS-CP aus Wissensgebieten</th> <tr> <td>%FORMFIELD{"Wissensgebiet1Text"}%</td> <td>%FORMFIELD{"Wissensgebiet1Value"}%</td> </tr> <tr> <td>Summe</td> <td>%FORMFIELD{"ECTS"}%</td> </tr> </table> </sticky> *Aufwand [h]:* %FORMFIELD{"Aufwand"}% ----- ---++ Prüfungselemente %STARTSECTION{"Vorlesung / Übung"}% ---+++ Vorlesung / Übung <sticky> <table border="1" cellpadding="2" cellspacing="0"> <th colspan="2">Form Kompetenznachweis</th> <tr> <td>bÜA</td> <td>Präsenzübung und Selbstlernaufgaben</td> </tr> </table> </sticky> <sticky> <table border="1" cellpadding="2" cellspacing="0"> <th colspan="2">Beitrag zum Modulergebnis</th> <tr> <td>bÜA</td> <td>unbenotet</td> </tr> </table> </sticky> ---++++ Spezifische Lernziele ---+++++ Kenntnisse * Einführung in die digitale Signalverarbeitungshardware (PFK.9) * Intellectual Property (PFK.8, PFK.9) * Reale Abtastsysteme (PFK.8) ---+++++ Fertigkeiten * Auslegung eines digitalen Signalverarbeistunssystems (PFK5, PFK7,PSK.5) * Prog. und Konfguration eines digitalen Signalverarbeistunssystems (PFK5, PFK7,PSK.5) ---++++ Exemplarische inhaltliche Operationalisierung „Die Studierenden kennen den Aufbau und die Funktionsweise von<br> „Field programmable gate Array“ Bausteinen (FPGA), Analog Digital Umsetzern (S&H), Digital Analog Umsetzern, Soft core Prozessoren (Nios II) und von rekursiven bzw. nicht rekursiven Digitalfiltern.<br> Die Studierenden besitzen Kompetenzen in der Parametrierung und Implementierung von digitalen Filterstrukturen zur Signalverarbeitung auf µController- und FPGA-Systemen.“<br> %ENDSECTION{"Vorlesung / Übung"}% %STARTSECTION{"Praktikum"}% ---+++ Praktikum <sticky> <table border="1" cellpadding="2" cellspacing="0"> <th colspan="2">Form Kompetenznachweis</th> <tr> <td>bSZ</td> <td>praxisnahe Aufgabenstellungen (Psäsenzpflicht)</td> </tr> <tr> <td>sSb</td> <td>Praktikumsbericht und -ausarbeitung zu bSZ</td> </tr> </table> </sticky> <sticky> <table border="1" cellpadding="2" cellspacing="0"> <th colspan="2">Beitrag zum Modulergebnis</th> <tr> <td>bSZ</td> <td>Anrechenbare Punkte</td> </tr> <tr> <td>sSb</td> <td>Testat als Voraussetzung zu sK</td> </tr> </table> </sticky> ---++++ Spezifische Lernziele ---+++++ Kenntnisse * System on a Programmable Chip (PFK.9) * Nutzung von Evaluation Boards (PFK.9) * Digitale Filter (PFK.8) ---+++++ Fertigkeiten * Systeme zur digitalen Signalverarbeitung modellieren (PFK.1, PFK.2, PSK.2, PSK.4, PSK.5 ) * Systeme zur digitalen Signalverarbeitung verifizieren (PFK.8, PFK.9, PSK.2, PSK.4, PSK.5) ---+++++ Handlungskompetenz demonstrieren * Aufbau von Signalverarbeitungseinrichtungen (PFK8, PFK9, PSK4, PSK5) * Lösung von Signalveraarbeitungsaufgaben (PFK8, PFK9, PSK4, PSK5) ---++++ Exemplarische inhaltliche Operationalisierung „Die Studierenden kennen den Aufbau und die Funktionsweise von<br> „Field programmable gate Array“ Bausteinen (FPGA), Analog Digital Umsetzern (S&H), Digital Analog Umsetzern, Soft core Prozessoren (Nios II) und von rekursiven bzw. nicht rekursiven Digitalfiltern.<br> Die Studierenden besitzen Kompetenzen in der Parametrierung und Implementierung von digitalen Filterstrukturen zur Signalverarbeitung auf µController- und FPGA-Systemen.“<br> %ENDSECTION{"Praktikum"}% %ENDSECTION{"no_toc"}%
E
ditieren
|
A
nhang
|
Druckversion (
p
)
|
H
istorie
: r8
<
r7
<
r6
<
r5
|
Querverweise (
b
)
|
Topic anzeigen (
v
)
|
Editieren
w
ikitext
|
M
ehr Topic-Aktionen
Topic-Revision: r8 - 19 Jul 2018,
GeneratedContent
F07_Studium
Einloggen
oder
Registrieren
Werkzeugkasten
Neues Topic anlegen
Index
Suchen
Änderungen
Benachrichtigungen
RSS-Feed
Statistiken
Einstellungen
Webs
F07_Studium
System
Deutsch
English
Das Urheberrecht © liegt bei den mitwirkenden Autoren. Alle Inhalte dieser Kollaborations-Plattform sind Eigentum der Autoren.
Ideen, Anfragen oder Probleme bezüglich Foswiki?
Feedback senden